Cобираем FPGA-разработчиков и сочувствующих им на встречу сообщества FPGA-Systems в Москве. Уехали из столицы? Подключайтесь онлайн. 

1 июня в 11:00 семь инженеров расскажут, как применять FPGA-плату в промышленной автоматизации, работать с инструментом ИРИС (самое время узнать, что это), реализовать контроллер SATA на ПЛИС и многое другое. А если вы любитель запускать Doom на чем ни попадя, вас заинтересует кейс инженера-программиста из YADRO, который запустил Quake на отечественном RISC-V-модуле. 

Помимо этого, будет секретный спикер, которого мы объявим ближе к событию. Знайте, что мы уже настраиваем межконтинентальный телемост. Регистрируйтесь, чтобы не пропустить. 

Откроют конференцию Михаил Коробков, лидер сообщества FPGA-Systems, и Андрей Куян, руководитель группы разработки системного ПО в YADRO. Они поделятся актуальным состоянием российского мира микроэлектроники и главными новостями FPGA-сообщества.

Что в программе

Реализация контроллера SATA на ПЛИС

Алексей Гребенников

FPGA-инженер

Интерфейс SATA часто используют для обмена данными с жесткими дисками. При этом производители САПР ПЛИС не предлагают свободно доступные решения для этого интерфейса. В докладе я расскажу про стандарт SATA и вариант реализации контроллера — в теории и на практике. Будет интересно специалистам, которые реализуют интерфейсные схемы на ПЛИС, и всем, кто хочет получить практический опыт реализации SATA-интерфейса.

Simtera 4.0. Кроссплатформенная и российская

Никита Малышев

тимлид группы цифрового моделирования и синтеза, Eremex

В докладе познакомлю вас с новыми возможностями Delta Design Simtera — кроссплатформенной системы функциональной верификации и моделирования HDL-проектов, которая работает даже на отечественной ОС Astra Linux. Среди них — поддержка моделирования вплоть до SystemVerilog-2023 и более качественный синтез. Также поговорим про Verilog-AMS моделирование, STA и LEC.

Высокоэффективная аппаратная реализация видеокодека AVC/H.264

Сергей Стрельников

инженер-программист компании Minerva Technology, LLC Томск

Люди уже не готовы смотреть видео в низком разрешении — HD-формат и 4К стали нормой для зрителей. С учетом тенденций разработчикам нужны компактные и высокопроизводительные видеокодеки, которые сжимают и передают видеоизображения по сети или радиоканалу с минимальными потерями в качестве. Доступных и недорогих решений мало, а отечественных практически нет.

Я расскажу про высокоэффективную и компактную аппаратную реализацию кодека AVC/H.264 для встраиваемых систем. Он кодирует видео в режиме реального времени и с низкой задержкой. Обсудим и существующие аналоги кодека. 

Применение FPGA-плат в задачах промышленной автоматизации

Александр Хлуденьков

инженер промышленной автоматизации

Системы промышленной автоматизации становятся сложнее и требуют комплектующих более высокого уровня. Я поделюсь спецификой применения FPGA-плат для замены стандартных программируемых логических контроллеров (ПЛК). Сравним параметры типовых промышленных интерфейсов и их реализацию посредством FPGA. Разберем языки МЭК 61131-3 и их близкие аналоги на HDL.

ИРИС — инструментарий разработки интегральных схем в среде С++

Эльяр Гасанов

зав. кафедрой МТИС механико-математического факультета МГУ, руководитель проекта ИРИС, ASIC- и FPGA- разработчик. АО «Крафтвэй корпорейшн ПЛС», ООО «Центр исследований и перспективных разработок»

В МГУ разработали новый высокоуровневый язык описания аппаратуры — надстройку над С++ назвали ИРИС. Об инструменте подробно расскажу в докладе. Он позволяет вести всю разработку аппаратных модулей в среде С++, включая отладку, тестирование и симуляцию. В результате мы получаем автоматически сгенерированный и полностью отлаженный Verilog вместе с TestBench, который уже можно загрузить в FPGA или использовать для ASIC. 

Quake 2 на нашем RISC-V, или как мы поднимали старый Radeon на FPGA

Александр Разинков

ведущий инженер-программист, YADRO

Что первым делом делают инженеры, прикоснувшись к новой технологии — например, к RISC-V? Конечно, грузят «железо» по-полной! А в придачу получают море инженерного драйва, особенно если у истории счастливый конец. Расскажу, как мы повеселились с командой: «подружили» старый AMD Radeon c кластером RISC-V на FPGA и запустили на нем Quake 2.

DRFM на основе ПЛИС Virtex-7 для тестирования радиолокаторов с синтезированной апертурой антенны

Александр Сонин

кандидат технических наук, начальник лаборатории АО «НПО дальней радиолокации»

Рассмотрим технологию тестирования радиолокаторов с синтезированной апертурой антенны (РСА) при помощи цифровой радиочастотной памяти, или DRFM (Digital Radio-Frequency Memory). Изучим макет РСА, который построен на основе модульного оборудования компании Keysight Technologies и работает под управлением MATLAB. Рассмотрим структурную и функциональную схемы макета РСА и режимы его функционирования, а также изучим устройство DRFM, изготовленное на основе VPX-модуля с ПЛИС Virtex-7.

Где и когда встречаемся 

1 июня, суббота. Начало конференции — в 11:00, сбор гостей — с 10:30.

В Москве: гостиница «Novotel Москва Киевская», м. Киевская

Онлайн: пришлем ссылку на трансляцию после регистрации на сайте.

Комментарии (0)